Безплатна доставка със Еконт над 129 лв
Speedy office 11.00 лв Speedy 13.00 лв ЕКОНТ 6.00 лв Еконтомат/Офис на Еконт 6.00 лв Box Now 6.00 лв

Low-Power High-Speed ADCs for Nanometer CMOS Integration

Език Английски езикАнглийски език
Книга С твърди корици
Книга Low-Power High-Speed ADCs for Nanometer CMOS Integration Zhiheng Cao
Код Либристо: 01418379
Издателство Springer-Verlag New York Inc., май 2008
Low-Power High-Speed ADCs for Nanometer CMOS Integration is about the design and implementation... Цялото описание
? points 324 b
252.90 лв
Външен склад в ограничено количество Изпращаме след 13-16 дни

30 дни за връщане на стоката


Може би ще Ви заинтересува


Art of Knitting Butterick Publishing Co. / С меки корици
common.buy 39.65 лв
Chop-Chop, Mad Cap! Juliette Saumande / С меки корици
common.buy 11.80 лв
Gefallenengedenken im globalen Vergleich Manfred Hettling / С твърди корици
common.buy 265.41 лв
Low-Noise Wide-Band Amplifiers in Bipolar and CMOS Technologies Zhong Yuan Chong / С твърди корици
common.buy 388.94 лв
Computer-Aided Analysis of Rigid and Flexible Mechanical Systems Manuel F. O. Seabra Pereira / С твърди корици
common.buy 234.33 лв

Low-Power High-Speed ADCs for Nanometer CMOS Integration is about the design and implementation of ADC in nanometer CMOS processes that achieve lower power consumption for a given speed and resolution than previous designs, through architectural and circuit innovations that take advantage of unique features of nanometer CMOS processes. A phase lock loop (PLL) clock multiplier has also been designed using new circuit techniques and successfully tested. 1) A 1.2V, 52mW, 210MS/s 10-bit two-step ADC in 130nm CMOS occupying 0.38mm2. Using offset canceling comparators and capacitor networks implemented with small value interconnect capacitors to replace resistor ladder/multiplexer in conventional sub-ranging ADCs, it achieves 74dB SFDR for 10MHz and 71dB SFDR for 100MHz input.§2) A 32mW, 1.25GS/s 6-bit ADC with 2.5GHz internal clock in 130nm CMOS. A new type of architecture that combines flash and SAR enables the lowest power consumption, 6-bit 1GS/s ADC reported to date. This design can be a drop-in replacement for existing flash ADCs since it does require any post-processing or calibration step and has the same latency as flash. §3) A 0.4ps-rms-jitter (integrated from 3kHz to 300MHz offset for 2.5GHz) 1-3GHz tunable, phase-noise programmable clock-multiplier PLL for generating sampling clock to the SAR ADC. A new loop filter structure enables phase error preamplification to lower PLL in-band noise without increasing loop filter capacitor size.

Информация за книгата

Пълно заглавие Low-Power High-Speed ADCs for Nanometer CMOS Integration
Автор Zhiheng Cao, Shouli Yan
Език Английски език
Корици Книга - С твърди корици
Дата на издаване 2008
Брой страници 95
Баркод 9781402084492
ISBN 1402084498
Код Либристо 01418379
Издателство Springer-Verlag New York Inc.
Тегло 750
Размери 155 x 235 x 13
Подарете тази книга днес
Лесно е
1 Добавете книгата в количката си и изберете Доставка като подарък 2 В замяна ще ви изпратим ваучер 3 Книгата ще пристигне на адреса на получателя

Вход

Влезте в акаунта си. Още нямате акаунт за Libristo? Създайте го сега!

 
задължително
задължително

Нямате акаунт? Използвайте предимствата на акаунта за Libristo!

Благодарение на акаунта за Libristo държите всичко под контрол.

Създаване на акаунт за Libristo